## INF01118 - Técnicas Digitais para Computação

Fernanda Gusmão de Lima Kastensmidt (turmas DEF)

## Exercícios Área 1 - Parte II - Circuitos CMOS e Equações Booleanas

**Questão 1**: Identifique as seguintes portas lógicas implementadas na tecnologia CMOS, apresentado:

- Função Booleana
- Tabela Verdade









Questão 2: Desenha o esquemático das seguintes funções booleanas utilizando:

- portas complexas na tecnologia CMOS
- portas lógicas básicas CMOS (nand, nor e inversores)
- compare o custo em termos do número de transistores utilizado.

$$F = \overline{C.\overline{D} + \overline{A}.B.D + \overline{A}.\overline{B}.\overline{C} + A.\overline{B}.\overline{D}}$$

b)

$$F = \overline{C}.\overline{D} + A.\overline{C} + \overline{A}.\overline{B}.\overline{D} + A.B.\overline{C}$$

$$F = E+(A.B.C)+D$$

$$f = (A+D).C.B$$

**Questão 3**: Determine as equações Booleana dos seguintes circuitos lógicos.







**Questão 4**: Implemente todas as três funções representadas na questão 1 utilizando apenas portas lógicas NAND e inversores (suficiência da NAND). Use o Teorema de Morgan.

**Questão 5**: Desenha o circuito lógico de uma porta XOR utilizando apenas inversores e NOR.

**Questão 6**: Redesenhe o circuito lógico de uma porta XOR utilizando apenas portas NAND. Note que neste caso é pedido uma solução que não usa inversores.

**Questão 7:** Projete o circuito combinacional a seguir utilizando apenas portas lógicas NAND.



**Questão 8:** Simplifique as seguintes equações booleanas:

$$\mathsf{F} = (\mathsf{A} {+} \mathsf{B}).(\mathsf{A} {+} \overline{\mathsf{B}})$$

$$S = (A.B) + (B)$$

$$H = \overline{A}.B.C + A.B.C$$

**Questão 9:** Projete o circuito combinacional a seguir utilizando apenas portas lógicas NOR.



Questão 10: Sabendo que uma porta XOR ou XNOR de 2 entradas implementada na tecnologia CMOS usa 12 transistores, que uma porta NAND de 2 entradas usa 4 transistores, de 3 entradas usa 6 transistores, uma porta NOR de 2 entradas usa 4 transistores, de 3 entradas usa 6, e uma porta inversor usa 2 transistores, determine o menor custo em numero de transistores dos arranjos lógicos a baixo: